Проектирование в Quartus II: Курс лабораторных работ

Это старый курс, который уже не читается, но послужил основой для других курсов.
Структура курса:
1. Реализация последовательного умножителя двух 8-разрядных чисел.
2. Работа с блоками памяти.
3. Построение конечных автоматов.
4. Арифметические устройства и перемножители.
5. Простой процессорный модуль (вошла в лабораторный курс “Основы Verilog”).
6. Модернизация процессорного устройства (продолжение ЛР5).
7. Специализированные модули. Реализация КИХ-фильтра (вошла в курс “Основы работы в Quartus II”).
8. Разработка процессорного ядра NiosII и программного обеспечения для него (вошла в курс “Проектирование SoC на базе ядра NIOS II”).